首页
精品课程
全部课程
就业班
青英课
实训课
IC学习卡
VIP会员
高校共建
高校课程
摩尔实训云
摩尔科研云
企业服务
定制培训
企业课程
企业超级VIP会员
就业求职
offer喜讯
就业辅导
摩尔人招聘
证书认证
免费公开课
资讯
首页
精品课程
全部课程
就业班
青英课
实训课
IC学习卡
VIP会员
高校共建
高校课程
摩尔实训云
摩尔科研云
企业服务
定制培训
企业课程
企业超级VIP会员
就业求职
offer喜讯
就业辅导
摩尔人招聘
证书认证
免费公开课
资讯
登录
注册
登录
注册
《数字前端设计工程师就业班》2201期
简介
分类
数字设计
课程标签:
数字前端设计
查看课程
任务列表
第1任务: 数字IC前端设计工程师就业班 课程概述
第2任务: 数字IC设计流程
第3任务: Linux操作系统
第4任务: Linux 操作系统2
第5任务: gvim文本编辑工具
第6任务: gvim 正则表达式
第7任务: linux操作系统和gvim文本编辑工具演示
第8任务: 逻辑仿真工具VCS的使用
第9任务: 逻辑仿真工具vcs演示
第10任务: 逻辑综合工具Design Compiler的使用
第11任务: 数字电路基础1
第12任务: 数字电路基础2
第13任务: 逻辑综合工具Design Compiler演示
第14任务: Verilog RTL设计 - 数据类型
第15任务: Verilog RTL设计 - 操作符和控制过程
第16任务: Verilog RTL 设计 - task_function
第17任务: Verilog RTL 设计 - 并发线程
第18任务: linux作业讲解
第19任务: gvim作业讲解
第20任务: 经典组合和时序电路设计
第21任务: 有限状态机的设计
第22任务: 有限状态机的设计2
第23任务: 同步FIFO和异步FIFO的设计
第24任务: 同步FIFO和异步FIFO的设计2
第25任务: 有限状态机作业讲解
第26任务: Metastability
第27任务: 五大问题和解决方案1
第28任务: 五大问题和解决方案2
第29任务: 数据类型的代码编写和仿真作业讲解
第30任务: CDC设计实例
第31任务: 操作符和过程控制的编码和仿真作业讲解
第32任务: task和function代码编写和仿真作业讲解
第33任务: spyglass CDC检查1
第34任务: spyglass CDC检查2
第35任务: CDC总结和答疑
第36任务: 1综合基本介绍
第37任务: Design and Technology Data 2
第38任务: 2Design and Technology Data1
第39任务: 3Design and Technology Data2
第40任务: 4Design and Library Objects
第41任务: 5lab1逻辑综合基本流程
第42任务: 6Timing Constraints1
第43任务: 7Timing Constraints2
第44任务: 7-1数字电路时序分析基础
第45任务: 8实验手册lab3_时序分析
第46任务: 9环境属性
第47任务: 10实验手册lab4_环境属性
第48任务: 11优化技术1
第49任务: 12优化技术2
第50任务: 13实验手册lab5_综合技术
第51任务: 14附加约束选项
第52任务: 15附加约束选项lab
第53任务: 16multiple clock
第54任务: 17congestion analysis and optimization1
第55任务: 19-2DC输出
第56任务: 19DC输出
第57任务: 20Conclusion
第58任务: 21eflash IP compile
第59任务: 形式验证基本概念
第60任务: 形式验证流程
第61任务: 形式验证实验
第62任务: 形式验证答疑
第63任务: 25实验7项目命令解析
第64任务: 项目实际命令答疑
第65任务: 项目实际命令答疑2
第66任务: 26优化过程 补充
第67任务: 26优化过程答疑
第68任务: 27物理综合
第69任务: 物理综合答疑
第70任务: 实训项目芯片介绍
第71任务: 实训项目芯片介绍2
第72任务: AMBA总线介绍1
第73任务: AMBA总线介绍2
第74任务: AMBA总线介绍3
第75任务: 基于AHB-APB Bus Slave设计讲解
第76任务: 基于AHB-APB Bus Slave设计VNC演示
第77任务: Verilog_for_design
第78任务: Verilog_for_verification
第79任务: 基于AHB-APB Bus SRAM控制器设计
第80任务: AHB-SRAMC Design
第81任务: AHB-SRAMC Design代码分析
第82任务: AHB-SRAMC Design Simulation
第83任务: Memory BIST
第84任务: Verilog RTL编码风格介绍
第85任务: SRAMC答疑
第86任务: AHB-eflash控制器设计1
第87任务: AHB-eflash控制器设计2
第88任务: AHB-eflash控制器设计-软硬协同设计
第89任务: AHB-eflash控制器设计-代码讲解1
第90任务: AHB-eflash控制器设计-代码讲解2
第91任务: AHB-eflash控制器设计-代码讲解3
第92任务: AHB-eflash控制器设计-基本功能仿真
第93任务: AHB-eflash控制器设计-eflash的debug
第94任务: AHB-eflash控制器设计-仿真演示
第95任务: SD协议介绍-基本概念介绍
第96任务: SD协议介绍2
第97任务: SD协议介绍3
第98任务: SD协议介绍4
第99任务: SD协议介绍5 SD-Host控制器架构设计
第100任务: SD协议介绍6 SD-Host控制器微架构
第101任务: SD协议介绍7 SD_Host控制器的系统集成
第102任务: SD协议介绍8 SD-Host控制器的datasheet
第103任务: SD-Host控制器的RTL-概述
第104任务: SD-Host控制器的RTL-SD CLK
第105任务: SD-Host控制器的RTL-AHB slave if
第106任务: SD-Host控制器的RTL-FIFO
第107任务: SD-Host控制器的RTL-CMD_FSM
第108任务: SD-Host控制器的RTL-CMD_receive
第109任务: SD-Host控制器的RTL-CMD_send
第110任务: SD-Host控制器的RTL-DATA_FSM
第111任务: SD-Host控制器的RTL-DATA_receive
第112任务: SD-Host控制器的RTL-DATA_send
第113任务: SD-Host控制器的RTL-DMA
第114任务: SD-Host控制器的RTL-testbench
第115任务: clock gating design
第116任务: Power intent basic
第117任务: UART结课作业项目介绍