简介

    随着集成电路技术的发展,在芯片变的越来越小的同时,其功能变的越来越强大,而且出现了单一一个芯片就可以构成一个独立的系统—SoC。复杂的结构意味着芯片可能不会只工作在一个时钟下,往往会出现多个时钟源的情况。在设计多时钟的芯片时,设计工程师们不单单要确保芯片的功能正确,还必须要保证芯片的稳定。多时钟会引发电路的多种问题,想要在设计时避免这些问题的发生,就要先熟知这些问题产生的根本原因,然后根据不同的情况来设计。本课程主要讲述关于跨时钟域可能会产生的几种问题以及相应的解决方法,这是设计工程师所必备的技能。

 

课程大纲

  1. 01、课程概述和建立时间和保持时间
  2. 02、亚稳态
  3. 03、什么是CDC和CDC问题
  4. 04、CDC问题之一亚稳态以及单信号处理方法
  5. 05、CDC问题之二数据收敛
  6. 06、CDC问题之二数据收敛解决方法1-握手协议
  7. 07、CDC问题之二数据收敛解决方法2-FIFO
  8. 08、CDC问题之三数据丢失以及解决方法
  9. 09、CDC问题之四、五多路扇出和异步复位以及解决方法
分类
集成电路基础知识
课程目标
  • 掌握CDC可能会产生的问题并设计出对应的解决方案。
适合人群
  • 熟悉数字电路,想从事芯片设计行业的入门工程师。
查看课程