首页
精品课程
全部课程
就业班
青英课
实训课
IC学习卡
VIP会员
高校共建
高校课程
摩尔实训云
摩尔科研云
企业服务
定制培训
企业课程
企业超级VIP会员
就业求职
offer喜讯
就业辅导
摩尔人招聘
证书认证
免费公开课
资讯
首页
精品课程
全部课程
就业班
青英课
实训课
IC学习卡
VIP会员
高校共建
高校课程
摩尔实训云
摩尔科研云
企业服务
定制培训
企业课程
企业超级VIP会员
就业求职
offer喜讯
就业辅导
摩尔人招聘
证书认证
免费公开课
资讯
登录
注册
登录
注册
钜泉科技数字前端设计
第53任务: AHB-eflash控制器设计-02-软硬件协同设计
查看课程
任务列表
第1任务: 1-0 课程概述
第2任务: 1-1 IC设计流程
第3任务: 1-2 linux1
第4任务: 1-2 linux2
第5任务: 1-3 gvim操作
第6任务: 1-4 正则表达式
第7任务: 1-5 linux作业
第8任务: 1-6 gvim正则表达式作业
第9任务: 2-5 逻辑仿真工具VCS使用
第10任务: 2-6 综合工具DC
第11任务: 2-6 综合工具 DC演示
第12任务: 2-7-0 数据类型
第13任务: 2-7 电路基础1
第14任务: 2-7 电路基础2
第15任务: 2-8 操作符与过程控制
第16任务: 2-9 任务Task和函数function
第17任务: 2-10 并发线程
第18任务: 3-11 经典组合和时序电路
第19任务: 3-12 有限状态机1
第20任务: 3-12 有限状态机2
第21任务: 3-13 同步FIFO和异步FIFO的设计1
第22任务: 3-13 同步FIFO和异步FIFO的设计2
第23任务: 4-1 Metastability
第24任务: 4-2 五大问题和解决方案
第25任务: 4-2 五大问题和解决方案2
第26任务: 4-3 CDC设计实例
第27任务: 4-3 Verdi debug
第28任务: 4-4 Spyglass 代码规则检查
第29任务: 5 RTL设计 作业讲解
第30任务: 5 VCS DC作业讲解
第31任务: 5 有限状态机作业讲解
第32任务: 5 组合电路组作业讲解
第33任务: 0 实训芯片介绍1
第34任务: 0 实训芯片介绍2
第35任务: 1AMBA1
第36任务: 1AMBA2
第37任务: 1AMBA3
第38任务: 1AMBA4
第39任务: 1AMBA5
第40任务: 2基于AHB-APB bus Slave设计详解
第41任务: 3verilog_for_design1
第42任务: 3verilog_for_design2
第43任务: 4Verilog For Verification
第44任务: 01_基于AHB BUS SRAM控制器设计
第45任务: 01_基于AHB Bus SRAM控制器设计2
第46任务: 02_1 AHB-SRAMC Design
第47任务: 02_2 AHB-SRAMC Design RTL代码分析
第48任务: 02_3 AHB_SRAMC simulation
第49任务: 03_Memory BIST
第50任务: 04_Verilog coding 编码风格介绍
第51任务: AHB-eflash控制器设计-01-specificaiton
第52任务: AHB-eflash控制器设计-01-specificaiton2
第53任务: AHB-eflash控制器设计-02-软硬件协同设计
第54任务: AHB-eflash控制器设计-02-软硬件协同设计2
第55任务: AHB-eflash控制器设计-02-软硬件协同设计3
第56任务: AHB-eflash控制器设计-03-RTL AHB_slave_if.v
第57任务: AHB-eflash控制器设计-03-RTL2 AHB_slave_if.v
第58任务: AHB-eflash控制器设计-03-RTL3 flash_ctrl.v
第59任务: AHB-eflash控制器设计-03-RTL4 flash_ctrl.v
第60任务: AHB-eflash控制器设计-04-基本功能仿真
第61任务: AHB-eflash控制器设计-debug
第62任务: AHB-eflash控制器设计-debug2
第63任务: 01_SD协议介绍
第64任务: 02_SD协议-状态机
第65任务: 02_SD协议-状态机2
第66任务: 03_SD协议-命令响应
第67任务: 04_SD协议-时序
第68任务: 05_SD host控制器架构
第69任务: 06_SD-Host控制器 微架构
第70任务: 06_SD-Host控制器 微架构2
第71任务: 06_SD-Host控制器 微架构3
第72任务: 07_SD-Host系统集成
第73任务: 08_SD Host 控制器datasheet register
第74任务: 09_SD-host控制器Program guide
第75任务: 10_SD-Host控制器的RTL
第76任务: 11 SD-Host控制器的RTL-SD_clk
第77任务: 12 SD-Host控制器的RTL-AHB_Slave_IF
第78任务: 12 SD-Host控制器的RTL-AHB_Slave_IF2
第79任务: 13 SD-Host控制器的RTL-CMD_FSM
第80任务: 13 SD-Host控制器的RTL-CMD_receive
第81任务: 13 SD-Host控制器的RTL-CMD_send
第82任务: 14 SD-Host控制器的RTL-DATA_FSM
第83任务: 14 SD-Host控制器的RTL-data_receive_shift_register
第84任务: 14 SD-Host控制器的RTL-data_send_shift_register
第85任务: 15 SD-Host控制器的RTL-fifo
第86任务: 15 SD-Host控制器的RTL-fifo2
第87任务: 16 SD-Host控制器的RTL-DMA
第88任务: 17 SD-Host控制器RTL-testbench
第89任务: clock_gating_design
第90任务: Power intent basic
第91任务: 基于UPF的低功耗数字前端设计1
第92任务: 基于UPF的低功耗数字前端设计2
第93任务: UPF语法
第94任务: 04-Ptpx lab
第95任务: 05-Vclp check
第96任务: 06-Vcs nip
第97任务: 07-Cpu low power
第98任务: 08-bitcoin upf
第99任务: 09-vcs nlp lab
第100任务: spyglass power和lab
第101任务: DC 简介
第102任务: DC1-1设计与技术数据
第103任务: DC1-2设计与技术数据
第104任务: DC1-3设计与技术数据
第105任务: DC2设计和库对象
第106任务: DC3时序约束1n
第107任务: DC3时序约束2
第108任务: DC4环境属性
第109任务: DC5优化技术
第110任务: DC5优化技术2
第111任务: DC5综合优化3
第112任务: DC6 时序分析
第113任务: DC7约束选项
第114任务: DC8多时钟和例外1
第115任务: DC8多时钟和例外2
第116任务: DC9拥塞1
第117任务: DC9拥塞2
第118任务: DC10数据输出
第119任务: DC11总结